问答题X 纠错
采用JK触发器设计一个可控同步二进制码计数器:当控制信号X=0时,实现模6加法计数;当控制信号X=1时,实现模7减法计数器,要求: (1)列出状态转换表; (2)求出各JK触发器驱动方程。(不画逻辑电路图)
状态转换表为
你可能喜欢
问答题
真值表如下图。得:F=A+BC+BD 与数据选择器比较得:
已知电路如图所示,试分析电路的功能 (1)写出各有关表达式 (2)画状态图 (3)说出该电路的功能
状态表: 状态图: 五进制计数器,能自启动。
分析下图所示时序电路的逻辑功能。其中74151为数据选择器,74161为异步清零的二进制计数器。
(1),所以此为八进制计数器 (2)Z端输出的脉冲序列为01100011。
电路及输入端A,B的波形如图所示。设起始状态Qn=0,试对应输入波形画出Q端的波形。
写出图电路输出G、F、L的逻辑函数表达式。3线-8线译码器74LS138的逻辑图见图。
用卡诺图法将下列表达式化简成最简与或式:
用公式法将下列表达式化简成最简与或式:
单项选择题
下图所示的触发器中,在CP上降沿到来时,触发器的次态Qn+1为()
A.X B.X⊕Qn C.Qn D.0
A.n×b B. C.2n×b D.n×2b
赞题库-搜题找答案
(已有500万+用户使用)
无需下载 立即使用
版权所有©考试资料网(ppkao.com)All Rights Reserved