某机主存容量 64KB, 按字节编址。 主存地址 0100H 处有一条相对转移指令, 指令字长 16 位, 其中,第一个字节为操作码, 第二个字节为相对位移量(用补码表示), 则该指令执行结束后, 后继指令的地址范围可能是( )。
下面关于作为 PC 机内存使用的 ROM 和 RAM 的叙述中, 错误的是( )。
下面是有关 DRAM 和 SRAM 存储器芯片的叙述: Ⅰ . DRAM 芯片的集成度比 SRAM 高 Ⅱ . DRAM 芯片的成本比 SRAM 高 Ⅲ. DRAM 芯片的速度比 SRAM 快 Ⅳ. DRAM 芯片工作时需要刷新, SRAM 芯片工作时不需要刷新 通常情况下, 错误的是( )。
下面说法正确的是( )。
地址码的位数决定可以直接访问的存储器容量, 当地址码是 10 位二进制数时, 可以访问的主存容量是( )。
动态 RAM 的刷新是以( )为单位进行的。
以下说法中错误的是( )。
某 DRAM 芯片, 存储容量为 512K×8 位, 该芯片地址线和数据线数目为( )。
EEPROM 是( )制度存储器。
没有外储器的计算机监控程序可以存放在( )。
内存按字节编址, 地址从 90000H 到 CFFFFH, 若用存储容量为 16K×8bit 芯片构成该内存, 至少需要的芯片数是( )。
存储器进行一次完整的读/ 写操作所需的全部时间称为( )。
下列关于主存储器的描述中, 正确的是( )。 Ⅰ . CPU 访存时间由存储器容量决定 Ⅱ . ROM 和 RAM 在存储器中是统一编址的 Ⅲ. ROM 中任意一个单元可以随机访问 Ⅳ. DRAM 是破坏性读出, 因此需要读后重写
如下图所示, 若低位地址(A0~A11) 接在内存芯片地址引脚上, 高位地址(A12~A19) 进行片选译码(其中, A14 和 A16 没有参加译码), 且片选信号低电平有效, 则对下图所示的译码电路, 不属于此译码空间的地址是( )。 图 3-1
若内存地址区间为 4000H~43FFH, 每个存贮单元可存储 16 位二进制数, 该内存区域用 4 片存储器芯片构成, 则构成该内存所用的存储器芯片的容量是( )。
地址总线为 A15(高位) ~A0(低位), 若用 1K×4 的存储芯片组成 4K 字节存储器, 并且以地址总线的高位做片选, 则加在各存储芯片上的地址线是( )。
设机器字长为 32 位, 一个容量为 16MB 的存储器, CPU 按半字寻址, 其可寻址的单元数是( )。
224
223
222
221
某 256×1 位的存储芯片内部结构为 16×16 的存储元矩阵, 且采用“重合法” 的译码驱动方式来选择存储元, 则该芯片引脚中地址线的数目为( )。
若片选地址为 111 时, 选定某一 32K×16 的存储芯片工作, 则该芯片在存储器中的首地址和末地址分别为( )。
下列四种存储器中, 存取速度最快的是( )。
某机字长 32 位, 其主存储器容量为 64MB, 按字节编址, 则该计算机的主存地址寄存器和主存数据寄存器的位数分别为( )。
某机字长 32 位, 它的存储容量为 256MB, 按字节编址, 则它的寻址范围大小为( )。
主存地址寄存器 MAR 的位数与下列哪个寄存器相同?( )
半导体随机存储器的访问速度与( )有关。
计算机的存储系统采用分级方式是为了( )。
需要刷新的存储器是( )。
存储器的存取周期是指( ), 通常存取周期大于存储器的读出时间。
若某存储器存储周期为 250ns, 每次读出 16 位, 则该存储器的数据传输率是( )。
4×106 B/ s
8×106 B/ s
8×220 B/ s
交叉存储器实质上是( )。
双端口存储器所以能高速进行读/ 写, 是因为采用了( )。
双端口存储器在( )情况下会发生读/ 写冲突。
一个四体并行的低位交叉编址存储器, 每个存储体的存取周期为 200ns, 总线传输周期为 50ns, 则连续读取 10 个存储字需时( )。
设存储器容量为 32 字, 字长 64 位, 模块数 m=4, 存储周期 T=200ns, 数据总线宽度为 64 位, 总线传送周期 τ=50ns。 用交叉方式进行组织, 交叉存储器的带宽是( )。
32×107 位/ 秒
8×107位/ 秒
73×107 位/ 秒
18×107 位/ 秒
已知单个存储体的存储周期为 110ns, 总线传输周期为 10ns, 则当采用低位交叉编址的多模块存储器时,存储体数应( )。
下列有关存储器的说法错误的是( )。
某 32 位计算机的 Cache 容量为 16KB, Cache 块的大小为 168, 若主存与 Cache 地址映像采用直接映像方式, 则主存地址为 0x1234E8F8 的单元装入 Cache 的地址是( )。
使 Cache 命中率最高的替换算法是( )。
假设某计算机的存储系统由 Cache 和主存组成, 某程序执行过程中访存 1000 次, 其中访问 Cache 缺失(未命中) 50 次, 则 Cache 的命中率是( )。
在 Cache 和主存构成的两级存储系统中, Cache 的存取时间为 100ns, 主存的存取时间为 1μs, Cache 访问失败后 CPU 才开始访存。 如果希望 Cache-主存系统的平均存取时间不超过 Cache 存取时问的 15%, 则 Cache的命中率至少应为( )。
在 Cache 和主存构成的两级存储体系中, 主存与 Cache 同时访问, Cache 的存取时间是 100ns, 主存的存取时间是 1000ns, 如果希望有效(平均) 存取时间不超过 Cache 存取时间的 115%, 则 Cache 的命中率至少应为( )。
Cache 常用的写回策略有写直达法和写回法。 当采用写回法时, 一个 Cache 数据块在( )时写回主存。
某机字长 32 位, 主存容量 1MB, 按字编址, 块长 512B, Cache 共可存放 16 个块, 采用直接映射方式,则 Cache 地址长度为( )。
有效容量为 128KB 的 Cache, 每块 16 字节, 8 路组相联。 字节地址为 1234567H 的单元调入该 Cache,其 Tag 应是( )。
主存储器和 CPU 之间增加 Cache 的目的是( )。
在程序的执行过程中, Cache 与主存的地址映象是由( )。
一般来讲, 直接映象常用在( )。
关于 Cache 的更新策略, 下列说法正确的是( )。
在高速缓存系统中, 主存容量为 12MB, Cache 容量为 400KB, 则该存储系统的容量为( )。
Cache 存储器的地址映射是由( )完成的。
下列因素中, 与 Cache 的命中率无关的是( )。
容量为 64 块的 Cache 采用组相联映射方式, 字块大小为 128 个字, 每 4 块为一组。 若主存 4096 块, 且以字编址, 那么主存地址和主存标记的位数分别为( )。
在三级存储体系结构中, 主存与 Cache 之间的信息调度过程, 对( )是不透明的。
下列关于虚拟存储器的论述中, 正确的是( )。
虚拟存储器中虚拟地址的转换是由( )完成的。
采用了虚拟存储器的计算机系统中, 逻辑地址与物理地址相比( )。
在计算机系统中构成虚拟存储器时( )。
虚拟存储器中的页表有快表和慢表之分, 下面关于页表的叙述中正确的是( )。
对某一个任意程序, 虚拟存储器的主存替换算法中命中率最高的是( )。
页式虚拟存储管理中, 使页冲突概率最低的地址映象方式是( )。
采用虚拟存储器的主要目的是( )。
常用的虚拟存储系统由( )两级存储器组成。
相联存储器(TLB) 是按( )进行寻址的存储器。