A.11111110 B.11101111 C.11111011 D.11101110
A.操作数包含在指令中 B.操作数的地址包含在指令中 C.操作数在地址计数器中 D.操作数在寄存器中
A.16 B.20 C.24 D.32
A.0 10000110 01100100010000000000000 B.0 10000111 01100100010000000000000 C.1 10000100 01100100010000000000000 D.0 10000110 11100100010000000000000
A.运算器B.控制器C.存储器D.I/O接口
A.132Mb/s B.33Mb/s C.44Mb/s D.396Mb/s
A.先进先出算法FIFO B.随机算法RAND C.先进后出算法FILO D.替换最近最少使用的块算法LRU
A.①②③ B.②③④ C.①②③④ D.①②④
A.4483H B.5493H C.B4F3H D.7483H
A.使CPU能找到中断服务程序的入口地址 B.为了实现中断嵌套 C.为了使CPU在执行完中断服务程序时能回到被中断程序的断点处 D.为了使CPU与I/O设备并行工作
A.CPU内部寄存器 B.计算机的高速缓存Cache C.计算机的主存 D.大容量磁盘
Amdahl定律中,加速比定义为(),其中T0为改进前所需的执行时间,Tn为改进后所需的执行时间。
A.A B.B C.C D.D
A.-2n≤(X+Y)≤2n-1 B.-2n-1≤(X+Y)<2n-1 C.-2n-1-1≤(X+Y)≤2n-1 D.-2n-1≤(X+Y)<2n
A.17 500ms B.15 000ms C.5000ms D.25 000ms
某计算机系统由图5-35所示的部件构成,假定每个部件的千小时可靠度R均为0.9,则该系统的千小时可靠度约为()。
A.0.9801 B.0.951 C.0.9 D.0.99
A.请求重新发送 B.删除数据 C.通过余数的值由接收端自行纠正 D.以上均可以
A.00000001 00000011 00000111 B.00000011 00000001 00000111 C.00000010 00000011 00000100 D.00000011 00000001 00001001
A.可靠性 B.MTRF C.MTBF D.MIPS
A.中断断点的地址 B.中断向量表起始地址 C.中断处理程序人口地址 D.中断返回地址
某计算机字长为16位,运算器为16位,有16个16位通用寄存器,8种寻址方式,主存容量为64K字。指令中地址码由寻址方式字段和寄存器字段组成,采用单字长指令,则该计算机最多可构成 (1) 条单操作数指令;寄存器间接寻址的范围为 (2) K字。
A.256 B.512 C.1024 D.4096
计算机执行程序所需的时间P,可用P=I×CPI×T来估计,其中I是程序经编译后的机器指令数,CPI是执行每条指令所需的平均机器周期数,T为每个机器周期的时间。RISC计算机采用 (1) 来提高机器的速度。它的指令系统具有 (2) 的特点。指令控制部件的构建, (3) 。RISC机器又通过采用 (4) 来加快处理器的数据处理速度。RISC的指令集使编译优化工作 (5) 。
A.虽增加CPI,但更减少T B.虽增加CPI,但更减少T C.虽增加T,但更减少CPI D.虽增加I,但更减少CPI
设有7项任务,分别标记为a、b、c、d、e、f和g,需要若干台机器以并行工作方式来完成,它们执行的开始时间和完成时间如表5-11所示。 表5-11 任务开始时间和完成时间 在最优分配方案中完成这些任务需要()台机器。
A.2 B.3 C.4 D.5
构成4M×8bit的存储器,若采用256K×8bit的芯片,需 (1) 片;若采斥512K×1bit的芯片,需 (2) 片。
A.8 B.16 C.32 D.64
某数值编码为FFH,若它所表示的真值为-127,则它是用 (1) 表示的;若它所表示的真值为-1,则它是用 (2) 表示的。
A.原码 B.反码 C.补码 D.移码
计算机指令系统中采用不同寻址方式的主要目的是 (1) 。在下列寻址方式中取得操作数速度最慢的是 (2) 。
A.可直接访问内存或外存 B.提供扩展操作码并降低指令译码难度 C.简化汇编指令的设计 D.缩短指令长度,扩大寻址空间,提高编程灵活性
A.16 B.32 C.64 D.128
A.相对寻址 B.基址寻址 C.寄存器间接寻址 D.存储器间接寻址
A.指令种类少 B.指令种类多 C.指令寻址方式多 D.指令功能复杂
硬磁盘存储器的道存储密度是指 (1) ,而不同磁道上的位密度是 (2) 。
A.沿同磁道每毫米记录的二进制位数 B.同一柱面上的磁道数 C.一个磁道圆周上所记录的二进制位数 D.沿磁盘半径方向上单位长度(毫米或英寸)上的磁道数
CPU中,保存当前正在执行的指令的寄存器是 (1) 。保存指令执行结果的寄存器是 (2) 。
A.程序计数器 B.标志寄存器(PSW) C.堆栈指示器 D.指令寄存器
按照国标《信息交换用汉字编码字符集——基本集》(即GB2312)规定,一个汉字由 (1) 个字节组成。为了达到中西文兼容的目的,区分汉字与ASCII码,汉字编码的最高位为 (2) 。
A.0 B.1 C.2 D.2.5 E.3 F.4
A.CISC更适于采用硬布线控制逻辑,而RISC更适于采用微程序控制 B.CISC更适于采用微程序控制,而RISC更适于采用硬布线控制逻辑 C.CISC和RISC都采用微程序控制 D.CISC和RISC都只采用硬布线控制逻辑
假设用一条4级流水线结构来完成一条指令的取指、指令译码和取数、运算以及送回结果4个基本操作,各段执行时间分别是10ns、30ns、20ns、40ns,则该流水线的操作周期为 (1) ns,用该流水线计算完成100条连续指令的时间为 (2) 。
A.10 B.30 C.25 D.40
对于图5-36所示的系统(a)中,仅当部件1、部件2和部件3全部正常时系统才能正常工作,图中数字为各部分的可靠性,整个系统的可靠性近似为 (1) 。在系统(b)中,如果将部件2和部件3改成由两个器件构成,只要器件a和b中有一个正常,就能使部件2正常工作,只要器件c和d中有一个正常,就能使部件3正常工作。图中数字是各器件的可靠性,则部件2的可靠性是 (2) ,整个系统的可靠性近似为 (3) 。
A.0.68 B.0.72 C.0.80 D.0.92
用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为 (1) 根,数据线为 (2) 根;ROM需要 (3) 片,RAM需要 (4) 片。 CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为 (5) ns。
A.18 B.9 C.16 D.8
A.多寻址方式 B.大容量内存 C.大量的寄存器 D.更宽的数据总线
A.靠近圆心的密度大 B.靠近外边沿的密度大 C.靠近圆心的密度小 D.靠近半径中间的密度小
假设用一条4级流水线结构来完成一条指令的取指、指令译码和取数、运算以及送回结果4个基本操作,各段执行时间分别是10ns、30ns、20ns、40ns,若用该流水线完成100条连续指令,则该流水线的吞吐率为 (1) 、加速比为 (2) 、效率为 (3) 。
A.2.53×107/s B.2.46×107/s C.2.64×107/s D.2.94×107/s
A.0.64 B.0.88 C.0.96 D.0.99
A.4000ns B.4100ns C.4060ns D.4160ns
A.2.46 B.2.84 C.3.15 D.2.12
A.更简单 B.更复杂 C.不需要 D.不可能
A.1 B.2 C.3 D.4
A.0.82 B.0.90 C.0.94 D.0.96
A.0.816 B.0.616 C.0.538 D.0.749
A.12 B.2 C.9 D.6
A.41 B.0.96 C.44.8 D.48